簡單介紹:
隨著集成電路輸出開關(guān)速度提高以及PCB板密度增
加,信號完整性(SI)已經(jīng)成為高速數(shù)字PCB設(shè)計(jì)必須關(guān)心
的問題之一。元器件和PCB板的參數(shù)、元器件在PCB板
上的布局、高速信號的布線等因素,都會帶來信號完整
性問題,導(dǎo)致系統(tǒng)工作不穩(wěn)定,甚至完全不工作。
隨著工藝技術(shù)的進(jìn)步及IC制造商轉(zhuǎn)向更小量級的工藝,
標(biāo)準(zhǔn)元件具有越來越快的邊緣速率。邊緣速率的提高*
終會導(dǎo)致設(shè)計(jì)中高速問題的產(chǎn)生,即便不考慮系統(tǒng)時鐘
速率,高的上升時間和更長的走線長度也會引起傳輸線
問題。
詳情介紹:
